feedback
このページの評価をお願いします

サポート情報をお探しですか?


MC10H644: PECL/TTL Clock Driver

Datasheet: 68030/68040 PECL-TTL Clock Driver
Rev. 6 (167.0kB)
Product Overview
»材料組成を表示
»製品変更通知 (2)
The MC10H/100H644 generates the necessary clocks for the 68030, 68040 and similar microprocessors. The device is functionally equivalent to the H640, but with fewer outputs in a smaller outline 20-lead PLCC package. It is guaranteed to meet the clock specifications required by the 68030 and 68040 in terms of part-to-part skew, within-part skew and also duty cycle skew.
特長
 
  • Generates Clocks for 68030/040
  • Meets 68030/040 Skew Requirements
  • TTL or PECL Input Clock
  • Extra TTL and ECL Power/Ground Pins
  • Within Device Skew on Similar Paths is 0.5 ns
  • Asynchronous Reset
  • Single +5.0V Supply The user has a choice of using either TTL or PECL (ECL referenced to +5.0V) for the input clock. TTL clocks are typically used in present MPU systems. However, as clock speeds increase to 50MHz and beyond, the inherent superiority of
供給状況 & サンプル
製品
状態
Compliance
内容
外形
MSL*
梱包形態
予算 価格/Unit
タイプ
Case Outline
タイプ
数量
MC10H644FN Obsolete
PECL/TTL Clock Driver PLLC-20 775-02 1 Tube 46  
MC10H644FNR2 Obsolete
PECL/TTL Clock Driver PLLC-20 775-02 1 Tape and Reel 500  
面実装デバイスためのモイスチャー・レベル(260°Cリフローでの鉛フリー測定、235°Cリフローでの鉛フリー以外測定)
マーケットリードタイム(週) : Contact Factory
マーケットリードタイム(週) : Contact Factory
過去に閲覧した製品
一覧をクリアする

新製品

NB7VPQ702M  1.8 V, USB 3.1, デュアルチャネル・リドライバ

  • USB 3.1 Gen 1 (データレート5 Gbps) とUSB 3.1 Gen 2 (データレート10 Gbps) に対応
  • ユーザ選択可能なイコライゼーション, デエンファシス, 出力振幅で、シンボル間干渉損失を相殺
  • 強省電力モード用のイネーブルピンを搭載