feedback
このページの評価をお願いします

サポート情報をお探しですか?


NB6L11M: Clock / Data Fanout Buffer, 1:2 Differential, with CML Outputs

Overview
Specifications
Datasheet: 2.5V / 3.3V 1:2 Differential CML Fanout Buffer
Rev. 4 (151.0kB)
»材料組成を表示
»製品変更通知 (4)
Product Overview
製品説明
The NB6L11M is a differential 1:2 CML fanout buffer. The differential inputs incorporate internal 50-ohm termination resistors that are accessed through the VT pins and will accept LVPECL, LVCMOS, LVTTL, CML, or LVDS logic levels. The VREFAC pin is an internally generated voltage supply available to this device only. VREFAC is used as a reference voltage for single-ended PECL or NECL inputs. For all single-ended input conditions, the unused complementary differential input is connected to VREFAC as a switching reference voltage. VREFAC may also rebias capacitor-coupled inputs. When used, decouple VREFAC with a 0.01uF capacitor and limit current sourcingor sinking to 0.5 mA. When not used, VREFAC output should be left open. The device is housed in a small 3x3 mm 16 pin QFN package. The NB6L11M is a member of the ECLinPS MAX family of high performance clock products.
特長   利点
     
  • Maximum Input Clock Frequency > 4 GHz
 
  • High performance applications
  • 0.5ps max Random Clock Jitter
 
  • Low Jitter Outputs
  • VREFAC Reference Output
 
  • Rebias Capacitor-coupled Input signal
  • Internal Input Termination Resistors, 50-ohm
 
  • No external components needed for inputs
アプリケーション
  • Clock / Data Distribution
技術資料 & デザイン・リソース
アプリケーション ノート (1) データシート (1)
シミュレーション・モデル (2) パッケージ図 (1)
供給状況 & サンプル
製品
状態
Compliance
内容
外形
MSL*
梱包形態
予算 価格/Unit
タイプ
Case Outline
タイプ
数量
NB6L11MMNG Active
Pb-free
Halide free
Clock / Data Fanout Buffer, 1:2 Differential, with CML Outputs QFN-16 485G-01 1 Tube 123 Contact Sales Office
NB6L11MMNR2G Active
Pb-free
Halide free
Clock / Data Fanout Buffer, 1:2 Differential, with CML Outputs QFN-16 485G-01 1 Tape and Reel 3000 Contact Sales Office
面実装デバイスためのモイスチャー・レベル(260°Cリフローでの鉛フリー測定、235°Cリフローでの鉛フリー以外測定)
マーケットリードタイム(週) : 2 to 4
Arrow   (Sat Jul 11 08:06:13 MST 2015) : 97
Chip1Stop   (2015-07-09) : <1K
Digikey   (2015-07-09) : <100
FutureElectronics   (2015-07-09) : In Stock
Mouser   (2015-07-09) : <100
マーケットリードタイム(週) : 8 to 12
Avnet   (2015-07-09) : >1K
PandS   (2015-07-09) : >1K
Datasheet: 2.5V / 3.3V 1:2 Differential CML Fanout Buffer
Rev. 4 (151.0kB)
»材料組成を表示
»製品変更通知 (4)
Product Overview

Product Compliance Status Description Type Channels Input / Output Ratio Input Level Output Level VCC Typ (V) tJitterRMS Typ (ps) tskew(o-o) Max (ps) tpd Typ (ns) tR & tF Max (ps) fmaxClock Typ (MHz) fmaxData Typ (Mbps) Package Type
 Pb-free 
 Halide free 
 Active     Clock / Data Fanout Buffer, 1:2 Differential, with CML Outputs   Buffer   1   1:2 
 CML 
 LVCMOS 
 LVDS 
 LVPECL 
 LVTTL 
 CML 
 2.5 
 3.3 
 0.2   15   0.225   120   4000     QFN-16 
 Pb-free 
 Halide free 
 Active     Clock / Data Fanout Buffer, 1:2 Differential, with CML Outputs   Buffer   1   1:2 
 CML 
 LVCMOS 
 LVDS 
 LVPECL 
 LVTTL 
 CML 
 2.5 
 3.3 
 0.2   15   0.225   120   4000     QFN-16 
過去に閲覧した製品
一覧をクリアする

新製品
 

NB3W800L  3.3 V, 100/133 MHz, Differential 1:8 Push-Pull Clock ZDB/Fanout Buffer for PCIe

  • Eight differential clock output Pairs @ 0.7 V
  • Meets DB800ZL performance requirements
  • Low−power NMOS push−pull HCSL compatible outputs