feedback
このページの評価をお願いします

サポート情報をお探しですか?


NB6L14S: Clock / Data Fanout Buffer, 1:4 AnyLevel™ Input, LVDS, 2.5 V

Overview
Specifications
Datasheet: 2.5 V 1:4 AnyLevel Differential Input to LVDS Fanout Buffer
Rev. 2 (235.0kB)
»材料組成を表示
»製品変更通知 (1)
Product Overview
製品説明
The NB6L14S is a differential 1:4 Clock or Data Receiver and will accept AnyLevel differential input signals: LVPECL, CML, LVDS, or HSCL. These signals will be translated to LVDS and four identical copies of Clock or Data will be distributed, operating up to 2.0GHz or 2.5Gbps, respectively. As such, the NB6L14S is ideal for SONET, GigE, Fiber Channel, Backplane and other Clock or Data distribution applications. The NB6L14S has a wide input common mode range from GND plus 50mV to VCC-50mV. Combined with the 50-ohm internal termination resistors at the inputs, the NB6L14S is ideal for translating a variety of differential or single-ended Clock or Data signals to 350mV typical LVDS output levels. The NB6L14S is the 2.5V version of the NB6N14S and is offered in a small 3mm x 3mm 16-QFN package. Application notes, models, and support documentation are available at www.onsemi.com. The NB6L14S is a member of the ECLinPS MAX family of high performance products.
特長
 
  • Maximum Input Clock Frequency > 2.0 GHz
  • Maximum Input Data Rate > 2.5 Gbps
  • 1ps Maximum of RMS Clock Jitter
  • 120ps Typical Rise and Fall Times
  • VREFAC Reference Output
アプリケーション   最終製品
  • Networking
 
  • Routers
技術資料 & デザイン・リソース
シミュレーション・モデル (1) パッケージ図 (1)
データシート (1)  
供給状況 & サンプル
製品
状態
Compliance
内容
外形
MSL*
梱包形態
予算 価格/Unit
タイプ
Case Outline
タイプ
数量
NB6L14SMNG Active
Pb-free
Halide free
Clock / Data Fanout Buffer, 1:4 AnyLevel™ Input, LVDS, 2.5 V QFN-16 485G-01 1 Tube 123 Contact Sales Office
NB6L14SMNTWG Active
Pb-free
Halide free
Clock / Data Fanout Buffer, 1:4 AnyLevel™ Input, LVDS, 2.5 V QFN-16 485G-01 1 Tape and Reel 3000 Contact Sales Office
NB6L14SMNTXG Active
Pb-free
Halide free
Clock / Data Fanout Buffer, 1:4 AnyLevel™ Input, LVDS, 2.5 V QFN-16 485G-01 1 Tape and Reel 3000 Contact Sales Office
面実装デバイスためのモイスチャー・レベル(260°Cリフローでの鉛フリー測定、235°Cリフローでの鉛フリー以外測定)
マーケットリードタイム(週) : 2 to 4
Arrow   (Sat Jul 11 08:03:22 MST 2015) : 797
Avnet   (2015-07-09) : >1K
Digikey   (2015-07-09) : <1K
Mouser   (2015-07-09) : <1K
ON Semiconductor   (2015-07-08) : 4,059
マーケットリードタイム(週) : 8 to 12
マーケットリードタイム(週) : 8 to 12
Datasheet: 2.5 V 1:4 AnyLevel Differential Input to LVDS Fanout Buffer
Rev. 2 (235.0kB)
»材料組成を表示
»製品変更通知 (1)
Product Overview

Product Compliance Status Description Type Channels Input / Output Ratio Input Level Output Level VCC Typ (V) tJitterRMS Typ (ps) tskew(o-o) Max (ps) tpd Typ (ns) tR & tF Max (ps) fmaxClock Typ (MHz) fmaxData Typ (Mbps) Package Type
 Pb-free 
 Halide free 
 Active     Clock / Data Fanout Buffer, 1:4 AnyLevel™ Input, LVDS, 2.5 V   Buffer   1   1:4 
 CML 
 CMOS 
 ECL 
 HCSL 
 HSTL 
 LVDS 
 TTL 
 LVDS   2.5   0.5   20   0.45   225   2000   2500   QFN-16 
 Pb-free 
 Halide free 
 Active     Clock / Data Fanout Buffer, 1:4 AnyLevel™ Input, LVDS, 2.5 V   Buffer   1   1:4 
 CML 
 CMOS 
 ECL 
 HCSL 
 HSTL 
 LVDS 
 TTL 
 LVDS   2.5   0.5   20   0.45   225   2000   2500   QFN-16 
 Pb-free 
 Halide free 
 Active     Clock / Data Fanout Buffer, 1:4 AnyLevel™ Input, LVDS, 2.5 V   Buffer   1   1:4 
 CML 
 CMOS 
 ECL 
 HCSL 
 HSTL 
 LVDS 
 TTL 
 LVDS   2.5   0.5   20   0.45   225   2000   2500   QFN-16 
過去に閲覧した製品
一覧をクリアする

Associated Products
  Do you need a device with:  
 

新製品
 

NB3W800L  3.3 V, 100/133 MHz, Differential 1:8 Push-Pull Clock ZDB/Fanout Buffer for PCIe

  • Eight differential clock output Pairs @ 0.7 V
  • Meets DB800ZL performance requirements
  • Low−power NMOS push−pull HCSL compatible outputs