feedback
このページの評価をお願いします

サポート情報をお探しですか?


標準ロジック [Product View]

Switch to Family View

AC、ACT、HC、HCT、LCX、LVX、VCX、VHC、VHCT、メタル・ゲート・ロジック

オン・セミコンダクタは、多様な標準ロジック機能を メタル・ゲート, AC, ACT, HC, HCT, LCX, LVX, VCX, VHC, および VHCTファミリで提供しています。

ツール
 
   Interactive Block Diagrams
Interactive Block Diagram Tool graphic/button
  Ask An Expert
Ask An Expert Forum graphic/button
 
 
演算ファンクション  (39)
   
 

加算器 - バウンス・エリミネータ - カウンタ - 分周器 - マグニチュード・コンパレータ

さまざまな標準ロジック・ファミリでの加算器、バウンス・エリミネータ、カウンタ、分周器、マグニチュード・コンパレータなどの演算ロジック・ファンクション。
技術資料 & デザイン・リソース
アプリケーション ノート (3) データシート (36)
シミュレーション・モデル (42) パッケージ図 (9)
 
 
バッファ  (126)
   
 

反転および非反転バッファ

さまざまな標準ロジックファミリでのバッファおよびドライバ。
技術資料 & デザイン・リソース
アプリケーション ノート (6) パッケージ図 (30)
シミュレーション・モデル (93) 評価/開発ツール (2)
データシート (128)  
 
 
バス・トランシーバ  (21)
   
 
さまざまな標準ロジック・ファミリでの双方向バス・トランシーバ。
技術資料 & デザイン・リソース
アプリケーション ノート (3) データシート (23)
シミュレーション・モデル (20) パッケージ図 (9)
 
 
フリップ・フロップ  (45)
   
 

Dフリップフロップ (D FF) - JK フリップフロップ (JK FF)

さまざまな標準ロジックファミリでのDおよび JK フリップフロップ。
技術資料 & デザイン・リソース
アプリケーション ノート (2) データシート (44)
シミュレーション・モデル (58) パッケージ図 (10)
 
 
I/Oエキスパンダ  (7)
   
 

I2Cエキスパンダ - SMバス・エキスパンダ

8ビットおよび16ビット I/O エキスパンダ。
技術資料 & デザイン・リソース
チュートリアル (1) データシート (13)
アプリケーション ノート (1) パッケージ図 (13)
 
 
ラッチ&レジスタ  (54)
   
 
さまざまな標準ロジックファミリでのラッチ、レジスタ、シフトレジス。
技術資料 & デザイン・リソース
アプリケーション ノート (3) データシート (53)
シミュレーション・モデル (49) パッケージ図 (10)
 
 
ロジック・ゲート  (228)
   
 
さまざまな標準ロジックファミリでのAND、NAND、OR、NOR、XOR、XNORゲートを含むロジックゲート。
技術資料 & デザイン・リソース
アプリケーション ノート (13) データシート (212)
シミュレーション・モデル (127) パッケージ図 (24)
リファレンス・マニュアル (1) 評価/開発ツール (2)
 
 
マルチプレクサ  (63)
   
 

2:1 MUX - 4:1 MUX - 8:1 MUX

さまざまな標準ロジックファミリでの2:1、4:1、8:1 マルチプレクサ (MUX)。

技術資料 & デザイン・リソース
アプリケーション ノート (2) データシート (57)
シミュレーション・モデル (60) パッケージ図 (10)
 
 
トランスレータ  (34)
   
 

ロジックレベル・トランスレータ

さまざまな標準ロジック・ファミリでのロジックレベル・トランスレータ。
技術資料 & デザイン・リソース
アプリケーション ノート (3) データシート (34)
シミュレーション・モデル (2) パッケージ図 (26)
 
 
過去に閲覧した製品
一覧をクリアする

新製品
 

NLHV3157N  Negative Voltage SPDT Switch

  • Operating voltage range of -12 V to -4 V for negative voltage systems
  • Low ON resistance < 5 Ω, to reduce power consumption and heat generation
  • Positive input threshold for select pin to interface with standard processors