はマスタ・リセットを備えた 3.3 V / 5.0 V ECL 6 ビット差動レジスタです。

Favorite

Overview

MC10/100EP451 は、共通クロックとシングル・エンドのマスタ・リセット (MR) を備えた 6 ビット完全差動レジスタです。登録データ・パスが必要な非常に高い周波数のアプリケーションに最適です。すべての入力に 75kΩ プルダウン抵抗を内蔵しています。差動入力にはオーバーライド・クランプがあります。使用されていない差動レジスタ入力は、オープンのままにでき、LOW をデフォルトします。差動入力が強制的に < VEE + 1.2 V なると、クランプは出力をオーバーライドして、強制的にデフォルト状態にします。フォルト状態では、フリップフロップがエッジ・トリガされるため、出力は決定されているけれど、予測されていない有効な状態になっています。 CLK (ピン 4) の正遷移はレジスタをラッチします。マスタ・リセット (MR) HIGH は、非同期的にすべてのレジスタをリセットして、Q 出力を強制的に LOW にします。100 シリーズには温度補償があります。

  • High Performance Logic for test systems
  • 450 ps Typical Propagation Delay
  • Maximum Frequency > 3.0 GHz Typical
  • Asynchronous Master Reset
  • 20 ps Skew Within Device, 35 ps Skew Device-To-Device
  • PECL Mode Operating Range: VCC = 3.0 V to 5.5 V with VEE = 0 V
  • NECL Mode Operating Range: VCC = 0 V with VEE = -3.0 V to -5.5 V
  • Open Input Default State
  • Safety Clamp on Inputs
  • Pb-Free Packages are Available

Product List

If you wish to buy products or product samples, please log in to your onsemi account.

検索

Close Search

製品:

1

共有

Product Groups:

Orderable Parts:

1

製品

状態

CAD Models

Compliance

Package Type

Case Outline

MSL Type

MSL Temp (°C)

Container Type

Container Qty.

ON Target

Type

Bits

Input Level

Output Level

VCC Typ (V)

tJitter Typ (ps)

tpd Typ (ns)

tsu Min (ns)

th Min (ns)

trec Typ (ns)

tR & tF Max (ps)

fToggle Typ (MHz)

Reference Price

MC10EP451FAG

Loading...

Active

CAD Model

Pb

A

H

P

LQFP-32

2

260

JTRAY

250

N

Register

6

ECL

ECL

5

0.2

0.45

0.08

0.08

0.15

250

3000

Price N/A

More Details

Show More

1-25 of 25

Products per page

Jump to :