feedback
このページの評価をお願いします
サポート情報をお探しですか?

NB3W800L: PCIe 用の 3.3 V 100/133 MHz 差動 1

Datasheet: Differential 1:8 Push-Pull Clock ZDB/Fanout Buffer for PCIe, 3.3 V, 100/133 MHz
Rev. 4 (219kB)
製品概要
»信頼性データを表示する
»材料組成を表示
» 製品変更通知
NB3W800L は、DB800ZL 仕様のすべてのパフォーマンス要件を満たす低電力の 8 出力差動バッファです。NB3W800L は、Intel® QuickPath インターコネクト (Intel QPI & UPI)、PCIe Gen1/Gen2/Gen3/Gen4、SAS、SATA、および Intel スケーラブル・メモリ・インターコネクト (Intel SMI) アプリケーションのリファレンス・クロックを配布できます。固定の内部フィードバック・パスにより、重要な QPI アプリケーションの低ドリフトが維持されます。
特長
 
  • 8 Differential Clock Output Pairs @ 0.7 V
  • Low−power NMOS Push−pull HCSL Compatible Outputs
  • Output−to−output Skew <50 ps
  • Input−to−output Delay Variation <100 ps
  • PCIe Phase Jitter: Gen3 <1.0 ps RMS, Gen4 <0.5ps RMS
  • QPI 9.6GT/s 12UI Phase Jitter <0.2 ps RMS
  • Individual OE Control; Hardware Control of Each Output
  • PLL Configurable for PLL Mode or Bypass Mode (Fanout Operation)
  • 100 MHz or 133 MHz PLL Mode Operation; Supports PCIe Gen 1, Gen 2, Gen 3, Gen 4, and QPI & UPI Applications
  • Selectable PLL Bandwidth; Minimizes Jitter Peaking in Downstream PLL’s
  • Spread Spectrum Compatible; Tracks Input Clock Spreading for Low EMI
  • SMBus Programmable Configurations
アプリケーション   最終製品
  • Industrial
  • Networking
  • Computing
  • Consumer
  • PCIe Gen 1, Gen 2, Gen 3, Gen 4
 
  • Desktop
  • Notebook
  • Switches / Routers
  • Servers
  • Automated Test Equipment
評価/開発ツール情報
製品 状態 Compliance 簡単な説明 アクション
NB3W800LMNGEVB Active
Pb-free
3.3 V 100/133 MHz Differential 1:8 HCSLCompatible Push-Pull Clock ZDB/Fanout Buffer for PCIe Evaluation Board
Availability & Samples
Specifications
Interactive Block Diagram
製品
状態
Compliance
内容
外形
MSL
梱包形態
予算 価格/Unit
タイプ
Case Outline
タイプ
Temperature
タイプ
数量
NB3W800LMNG Active
Pb-free
Halide free
NB3W800L QFN-48 485DP 3 260 Tray JEDEC 490 Contact Sales Office
NB3W800LMNTXG Active
Pb-free
Halide free
NB3W800L QFN-48 485DP 3 260 Tape and Reel 2500 Contact Sales Office
マーケットリードタイム(週) : 8 to 12
マーケットリードタイム(週) : 13 to 16

Product
Description
Pricing ($/Unit)
Compliance
Status
Type
Channels
Input / Output Ratio
Input Level
Output Level
VCC Typ (V)
tJitterRMS Typ (ps)
tskew(o-o) Max (ps)
tpd Typ (ns)
tR & tF Max (ps)
fmaxClock Typ (MHz)
fmaxData Typ (Mbps)
Package Type
NB3W800LMNG  
Pb
H
 Active   
Buffer
1
1:8
HCSL
HCSL
3.3
50
0
87.5
100
133.33
QFN-48
NB3W800LMNTXG  
Pb
H
 Active   
Buffer
1
1:8
HCSL
HCSL
3.3
50
0
87.5
100
133.33
QFN-48
Case Outline
485DP   
過去に閲覧した製品
一覧をクリアする

Your request has been submitted for approval.
Please allow 2-5 business days for a response.
You will receive an email when your request is approved.
Request for this document already exists and is waiting for approval.